如图所示电路可用作阶梯波发生器。如果计数器是加/减计数器,它和DAC相适应,均是十位(二进制数),时钟频率为1MHz,求阶梯波的重复周期,试画出加法计数和减法计数时DAC的输出波形(控制信号S=0,加计数;S=1,减计数)。
A.99%参考值范围
B.95%参考值范围
C.99%可信区间
D.95%可信区间
E.90%可信区间
A.E(X+Y)=E(X)+E(Y)
B.D(X+Y)=D(X)+D(Y)
C.E(XY)=E(X)E(Y)
D.D(XY)=D(X)D(Y)
A.func(3,5)
B.func(3.0,5.5)
C.func(3,5.5)
D.func<int>(3,5.5)