以如图所示的ROM电路实现同步计数器或序列信号发生器。试说明电路的设计是否存在问题。电路工作时会有什么结
如图所示电路可用作阶梯波发生器。如果计数器是加/减计数器,它和DAC相适应,均是十位(二进制数),时钟频率为1MHz,求阶梯波的重复周期,试画出加法计数和减法计数时DAC的输出波形(控制信号S=0,加计数;S=1,减计数)。
利用ROM实现题如图所示的状态图。2位输入信号为x1x2,1位输出信号Z。状态A时,Z=Z1=x1·x2,状态B时,Z=Z2=x1+x2,状态C时,,状态D时,Z=Z4=x2。试说明所设计的状态编码。画出实现电路图,说明所用ROM的数据位宽m,地址位宽声,存储单元数目。写出各存储单元的地址和存储数据的表格。
(1)刷新存储器VRAM中存放的是什么内容,其容量至少需多少字节?
(2)字符发生器ROM中存放的是什么内容,其容量是多少字节?
(3)设置哪些计数器控制刷新存储器访问与屏幕扫描之间的同步?它们的分频关系如何?
(4)设时钟直接用于点计数脉冲,则其频率是多少?
A.计时器8253有4个口地址,内部有三个独立的16位计数器,每个计数器具有6种工作方式,计数触发方式即可以内触发也可实现外触发。
B.并行接口8255A有4个口地址,内部有3个8位I/O口,每个口既可工作于简单输入/输出方式,又可工作于选通输入/输出方式,且A口还可工作于双向输入/输出方式。
C.串行接口8250是单通道异步通信控制器,有8个口地址,内部具有发/收双。
D.DMA控制器8237是4通道双地址DMAC,有16个口地址,每一通道有三种传输方式,4个通道具有固定优先或循环优先方式。