题目内容
(请给出正确答案)
[主观题]
已知逻辑函数如图T6.1-1的ROM阵列所示。求输出函数D3,D2,D1,D0,并化简,然后用现场可编程逻辑阵列(FPLA)实现
已知逻辑函数如图T6.1-1的ROM阵列所示。求输出函数D3,D2,D1,D0,并化简,然后用现场可编程逻辑阵列(FPLA)实现同一功能。
查看答案
如果结果不匹配,请 联系老师 获取答案
已知逻辑函数如图T6.1-1的ROM阵列所示。求输出函数D3,D2,D1,D0,并化简,然后用现场可编程逻辑阵列(FPLA)实现同一功能。
在图22-4中,ROM的存储阵列是由双极型晶体管构成的;(1)画出简化阵列图;(2)列表说明其存储的内容;(3)写出D0~D3的逻辑式。
在图22.12所示中,ROM的存储矩阵是由双极型晶体管构成的。(1)画出简化阵列图。(2)列表说明其存储的内容。(3)写出D0~D3的逻辑式。
图22-20为编程不完整的PLA阵列图(其中或阵列尚未编程)。试根据其输出的一组逻辑函数Y0~Y3将或阵列予以编程。逻辑函数为
图22.29所示为编程不完整的PLA阵列图(其中或阵列尚未编程)。试根据其输出的一组逻辑函数Y1~Y4将或阵列予以编程。逻辑函数为
试用PAL12H6(见图22.3.18(在教材中))实现下面一组逻辑函数,画出编程阵列图。
如果用通用逻辑阵列GAL来编程实现,下面的逻辑函数应化简成何种形式?
Y=b(a+d)+a(c+d)
图22.17是用ROM构成的七段译码电路框图。A4~A0为ROM的输入端。A3~A0是数据输入端,最高位A4只用作试灯输入端(LT)。当LT=1时,不论二进制数码A3A2A1A0为何值,数码管七段全亮。当LT=0时,数码管则显示四位二进制数所对应的十进制数码。半导体数码管为共阴极接法。试列出实现上述逻辑要求的ROM功能表,并画出ROM的阵列图。